一般社団法人 電子情報通信学会 THE INSTITUTE OF ELECTRONICS, INFORMATION AND COMMUNICATION ENGINEERS 信学技報 IEICE Technical Report EMCJ2012-34 (2012-7)

# 電磁界エネルギーを用いた共振時のキャパシタンスと インダクタンスの等価回路モデル化

西本 太樹<sup>†\*</sup> 浅井 力矢<sup>†\*</sup> 松嶋 徹<sup>†\*\*</sup>

久門 尚史<sup>†\*\*</sup> 和田 修己<sup>†\*\*</sup>

†京都大学大学院工学研究科電気工学専攻 〒 615-8510 京都市西京区京都大学桂
 E-mail: \*{nishimoto, asai}@circuit.kuee.kyoto-u.ac.jp
 \*\*{matsushima, hisakado, wada}@kuee.kyoto-u.ac.jp

**あらまし** 高周波回路では,電位を安定させるためにプレーン状の配線が用いられるが,その広い面積ゆえに大きな 寄生容量を生じやすく,共振により電位が不安定になり得る.本報告では,同電位のプレーン間で反共振が起こると, 共振時独特の電流分布が観測されることに着目した.電流分布に依存するインダクタンスは,共振時と非共振時で異 なるのではないかと推測し,理論やシミュレーションを通して共振の等価回路化を行った.簡単な平行平板構造に適 用して構築した2ポート等価回路により,電磁界シミュレーションの結果を精度良く再現できることを確認した. **キーワード** LSI パッケージ,プリント回路基板,等価回路モデル,電磁界エネルギー,電磁的寄生結合

# Equivalent Circuit Models of Capacitance and Inductance at Resonance Based on Electric and Magnetic Energy

Taiki NISHIMOTO<sup>†\*</sup>, Rikiya ASAI<sup>†\*</sup>, Tohlu MATSUSHIMA<sup>†\*\*</sup>,

Takashi HISAKADO<sup>†\*\*</sup>, and Osami WADA<sup>†\*\*</sup>

† Department of Electrical Engineering, Kyoto University, Kyotodaigakukatsura Nishikyo-ku, 615–8510, Kyoto, Japan E-mail: \*{nishimoto, asai}@circuit.kuee.kyoto-u.ac.jp \*\*{matsushima, hisakado, wada}@kuee.kyoto-u.ac.jp

**Abstract** In high-frequency circuits, conductive planes are preferably used to stabilize electric potential. However, their large area generates considerable parasitic capacitance, and its resonance can impair stability of potential. In this report, we focused on a specific current distribution observed when connected planes are at antiresonance. Since an inductance depends on a current distribution, we guessed the inductance at antiresonance is different from that at off-resonance, and derived an equivalent circuit of the resonance by theories and simulations. Applying this method to a simple structure, the equivalent circuit expressed electric characteristics with good accuracy. **Key words** LSI package, printed circuit board, equivalent circuit model, electromagnetic energy, parasitic electromagnetic coupling

# 1. まえがき

高周波回路では、安定した電圧を供給するために、プレーン 状の配線が用いられることが多い.しかし、その面積の広さか ら、図1に示すように隣接構造との間に大きな寄生キャパシタ ンスが生じやすく、共振により電位が不安定になり得る.特に、 同電位のプレーン間の場合には、接続の寄生インダクタンスと プレーン間の寄生キャパシタンスが反共振を起こし, SI (Signal Integrity) /PI (Power Integrity) を劣化させることが報告されている<sup>[1][2]</sup>.

マイクロストリップ線路では細い導体上のみを電流が流れる ため、線路を分割して求める部分インダクタンス及び部分キャ パシタンスを用いて特性を表現することができる.一方,プ レーンが含まれる場合には周波数により電流分布が大きく変

-13 -

Copyright ©2012 by IEICE

化するため,簡単には特性を表現することができない.この問題に対して、ミクロな視点で解決する手法が Partial Element Equivalent Circuit (PEEC)法<sup>[3]</sup>であるが、構造が複雑にな れば素子数が増大するとともに構造の問題を把握するのが難 しく、回路の設計修正に役立てにくい.また、寄生インダクタ ンスだけであれば、準マクロな視点で記述したインダクタンス ネットワーク<sup>[4]</sup>も利用できるが、共振は対象としていない.そ こで、我々のグループでは、準静近似の下で定義されるキャパ シタンス、インダクタンス<sup>[5][6]</sup>を拡張し、回路の電磁界現象 をよりマクロに捉えた等価回路化を目指している.その起点と して、本報告ではビアで接続された平行平板間の第一反共振に 着目し、その等価回路モデルを構築した.



図 1: 基板間寄生容量

## 2. 寄生容量による第一反共振

LSI パッケージを PCB 上に実装するとき,パッケージ及び PCB 上のグラウンドプレーン同士がハンダボールやパッケー ジピンなどを介して接続されることがある.この状況を模擬 した図 2 の平行平板における電磁現象を観測する.平板は 20 mm 四方,厚さ 35 μm の銅板で,原点(0,0)を1つの角とす る.平板間距離は 0.3 mm で,中心(10,10)において1辺0.3 mm の立方体ビアで接続されている.また,周辺の媒質は空気 とした.ANSYS 社の電磁界シミュレータ HFSS<sup>TM</sup> を用いて, 平板端の点(0,10)において内部インピーダンス 50 Ω の電圧源 を平板間に接続し,1ポート解析を行った.図3に示すように, 3.207 GHz で反共振していることが分かる.今回対象とした構 造のように LSI パッケージと PCB 間の空気中における電界結 合の場合には,誘電損失が小さく反共振の*Q* 値が高くなるため 問題となりやすい<sup>[7][8]</sup>.



図 2: ビアで接続された対向するグラウンド面

ところで、平板間の共振には寄生キャパシタンスによるもの 以外に寸法によって決まる平行平板モード共振もある。平行平 板モードの共振周波数は次の式で表される<sup>[9]</sup>.

$$f_{mn} = \frac{c}{\sqrt{\varepsilon_{\rm r}}} \sqrt{\left(\frac{m}{2a}\right)^2 + \left(\frac{n}{2b}\right)^2} \tag{1}$$

- 14 -



a, bはそれぞれ平行平板の縦横の長さ,  $\varepsilon_r$ は比誘電率, m, n は モード番号である. 図 2の構造の場合,  $f_{01} = f_{10} = 7.495$  GHz と求められるので, 図 3 の第一反共振は平行平板モード共振 ではなく, 平板間の寄生キャパシタンスと寄生インダクタンス による並列共振であることが分かる. ただし, 接続ビアが中 心に位置する場合に限ったとしても, ビアのインダクタンス のみを考慮したのではこの反共振を表現できない点に注意が 必要である. 実際, ANSYS 社の Q3D Extractor®を用いて接 続ビアのインダクタンスは  $L_{via} = 0.04893$  nH と求められる が, 平板間キャパシタンス  $C_0 = \varepsilon_0 S/d = 11.81$  pF と組み合わ せても共振周波数は  $f = 1/2\pi \sqrt{C_0 L_{via}} = 6.622$  GHz となる. 同様に, 図 3 から求められる低域でのループインダクタンス  $L_0 = |Z_{11}|/\omega = 0.6617$  nH を用いても, 共振周波数は 2.405 GHz となり, やはり表現できないことが分かる.

ここで,100 MHz と 3.207 GHz における電流分布を図 4 に 示す.励振ポートは点 (0,10) に位置するが、図 4 を見ると、電 流分布は非共振時にはポートから流れ出すような分布をしてい るのに対し、反共振時にはポート位置に依存していないように 見える.さらに、励振ポートを任意の位置に移動させると、非 共振時の電流分布はポート位置に応じて大きく変化するが、反 共振時の電流分布の概形は図 4 (b) のまま変化しない.ところ で、インダクタンス L は準静近似の下で次のように定義される ので<sup>[6]</sup>、電流分布の異なる非共振時と反共振時ではインダクタ ンスも異なると捉えることができる.

$$L = \frac{\mu}{4\pi I^2} \iint \frac{\boldsymbol{J}(\boldsymbol{x}') \cdot \boldsymbol{J}(\boldsymbol{x})}{|\boldsymbol{x} - \boldsymbol{x}'|} \mathrm{d}^3 \boldsymbol{x}' \mathrm{d}^3 \boldsymbol{x}$$
(2)

次に、平板間に蓄積される電界のエネルギー W<sub>e</sub> と磁界のエ ネルギー W<sub>m</sub> の様子を図 5 に示す.エネルギーはそれぞれ正弦 波定常状態であるが、図 5 (a) では最大値を,(b) では瞬時値を 用いた.まず周波数軸に沿って観察すると、図 3 と同じように 低域ではインダクタンス成分が支配的で、周波数の上昇に伴っ てキャパシタンス成分が大きくなっていることが分かる.反共 振時には電界のエネルギーと磁界のエネルギーが等しくなる. また、時間軸に沿って観察すると、電界と磁界のエネルギーの 変化は 90° ずれており、その和が常に一定になっていることが 分かる.この様子は、1 組のキャパシタンスとインダクタンス からなる並列共振になぞらえることができる.



(a) 低周波(100 MHz)における電流分布



(b) 反共振時(3.207 GHz)の電流分布

図 4: 平板上の電流分布



(b) エネルギーの時間変化

図 5: 電界と磁界のエネルギー

## 3. 等価回路化手法

前節で,図2の平行平板が反共振時に LC 並列回路のように 振る舞うことを示した.これを基に,本節では平行平板第一反 共振の等価回路を構築する方法を検討する.

### 3.1 等価回路化の方針

従来のキャパシタンス,インダクタンスはそれぞれ準静近 (1<sup>10]</sup>の下で定義される.例えばインダクタンスに関して言え ば,規格化するための電流が端子間で一様と見なせることが必 要であるが,もちろん反共振時には平板上に電荷が蓄積するた め一様の電流とは見なせない.そこで,図6に示した2つの時 刻に着目する. (a) は図5の $\omega t = 0^{\circ}$ に相当する電界が最大と なる時刻であり,電荷密度の時間微分 $\partial \rho / \partial t$ が0となる.電荷 保存則

$$\nabla \cdot \boldsymbol{J} + \frac{\partial \rho}{\partial t} = 0 \tag{3}$$

より、この時刻を疑似静電界と見なし、共振キャパシタンスを 導出することにする.一方、(b) は図 5 の  $\omega t = 90^\circ$  に相当する 磁界が最大となる時刻であり、電流密度の時間微分  $\partial J/\partial t$  が 0 となる.この時刻を疑似静磁界と見なし、共振インダクタンス を導出することにする.HFSS<sup>TM</sup>を用いれば任意の時刻におけ る平板間の電界分布と磁界分布が出力できるので、以下ではこ れらを用いて共振キャパシタンス及び共振インダクタンスの計 算を行う.



図 6: 反共振時の現象

### 3.2 共振現象の等価回路化

まず,電界が最大となる位相に着目し,疑似静電界から共振 キャパシタンスを導出する.

電界のエネルギー *W*<sub>e</sub> は電界 *E*(*x*) と電束密度 *D*(*x*) を用いて以下の式で定義される.

$$W_{\rm e} = \frac{1}{2} \int \boldsymbol{E}(\boldsymbol{x}) \cdot \boldsymbol{D}(\boldsymbol{x}) \mathrm{d}^3 \boldsymbol{x}$$
(4)

電界のエネルギーとキャパシタンスの関係としては、 $W_e = CV^2/2 \ge W_e = Q^2/2C \ o \ 2 \ O$ が挙げられるが、電界が一様に 分布しない場合には電圧  $V \ e$ 一意に定めることができない、そ こで、片方の平板上の総電荷  $Q_{all}$ を用いて共振キャパシタンス を求めることとする。総電荷  $Q_{all}$ は Gauss の法則から以下の 式を用いて計算できる。

$$Q_{\rm all} = \varepsilon \int_{\rm S} \boldsymbol{E}(\boldsymbol{x}) \cdot \boldsymbol{n} \mathrm{dS}$$
 (5)

ただし、Sは片方の平板のみを空間から切り取るような閉曲面 で、nは面Sの単位法線ベクトルである.結局、共振キャパシ タンスは次のように表現できる.

$$C_{\rm r} = \frac{Q_{\rm all}^2}{2W_{\rm e}} = \frac{\left\{\varepsilon \int_{\rm S} \boldsymbol{E}(\boldsymbol{x}) \cdot \boldsymbol{n} \mathrm{dS}\right\}^2}{\int \boldsymbol{E}(\boldsymbol{x}) \cdot \boldsymbol{D}(\boldsymbol{x}) \mathrm{d}^3 \boldsymbol{x}}$$
(6)

次に,磁界が最大となる位相に着目し,疑似静磁界から共振 インダクタンスを導出する.

磁界のエネルギー $W_m$  は磁界H(x)と磁東密度B(x)を用いて以下の式で定義される.

$$W_{\rm m} = \frac{1}{2} \int \boldsymbol{H}(\boldsymbol{x}) \cdot \boldsymbol{B}(\boldsymbol{x}) \mathrm{d}^3 \boldsymbol{x}$$
(7)

- 15 -

$$I_{\rm via} = \int_{\rm C} \boldsymbol{H}(\boldsymbol{x}) \cdot \mathrm{d}\boldsymbol{s} \tag{8}$$

ただし, C はビアを囲む閉曲線である. 結局, 共振インダクタ ンスは次のように表現できる.

$$L_{\rm r} = \frac{2W_{\rm m}}{I_{\rm via}^2} = \frac{\int \boldsymbol{H}(\boldsymbol{x}) \cdot \boldsymbol{B}(\boldsymbol{x}) \mathrm{d}^3 \boldsymbol{x}}{\left\{\int_{\rm C} \boldsymbol{H}(\boldsymbol{x}) \cdot \mathrm{d}\boldsymbol{s}\right\}^2}$$
(9)

以上で求めた共振キャパシタンスと共振インダクタンスを用 いて,共振周波数は次の式で記述できる.

$$f_{\rm r} = \frac{1}{2\pi\sqrt{C_{\rm r}L_{\rm r}}}\tag{10}$$

ところで,2節で述べた $W_{\rm e} = W_{\rm m}$ すなわち $Q_{\rm all}^2/2C_{\rm r} = L_{\rm r}I_{\rm via}^2/2$ の関係を用いると式 (10) は

$$f_{\rm r} = \frac{I_{\rm via}}{2\pi Q_{\rm all}} \tag{11}$$

と書けるが, これは総電荷の最大値 *Q*<sub>all</sub> が 1/4 周期で 0 となり, その時刻のビア電流が最大値 *I*<sub>via</sub> に達することを表している.

### 3.3 外部接続ポートの導入

前節で1組の共振キャパシタンス及び共振インダクタンスに より反共振現象の等価回路を構築したが、この等価回路には外 部接続ポートが設けられていない.しかし、電磁界から計算し たキャパシタンス、インダクタンスであるため、ポートと接続 するノードを決定するのは難しい.そこで、始めに磁界結合に より共振が誘導されるような等価回路を提案する.

HFSS を用いて反共振時の電流分布を観測すると、図4(b) の共振電流が最小となる時刻では図4(a)の分布によく似た励 振電流が表れる.それぞれの電流に対してインダクタンスを対 応させると図7のような概形になる.さらに、この2つのルー プが相互インダクタンスで結合していると考えると、図8(a) の等価回路となる. $L_{low}$ は励振電流の分布から計算されるが、 励振電流の分布が周波数によってあまり変化しないと仮定する と、低域のループインダクタンスに対応付けることができる. また、反共振周波数では右側のループに大きな電流が流れるた め、相互インダクタンスによる共振周波数の変化は無視できる. ただし、今後の拡張のため、低域のループインダクタンス $L_0$ を $L_{low} + L_{via}$ 、共振インダクタンス  $L_r$  を $L_{res} + L_{via}$ として 接続ビアのインダクタンス  $L_{via}$  を分けて表記した.

ここで、 $L_{via}$ 間の相互インダクタンス $M_v$ について、励振側 の電流と共振部の電流はビア上で同じような分布になるため、 結合係数は1に近くなると考えられる.このとき、 $M_v \approx L_{via}$ であるから、図8(a)の等価回路は(b)のように書き換えるこ とができる.



(a) 励振/共振部を分けた回路(b) ビアを共有した回路図 8: 平行平板の等価回路

以上により、低域のループインダクタンス、共振インダクタ ンス、接続ビアのインダクタンス、共振キャパシタンスが分か れば、図 8 (b) の  $M_p$  以外の回路定数が計算できる.  $M_p$  とし ては、通常の相互インダクタンスの拡張として、

$$M_{\rm p} = \frac{\mu}{4\pi |I_{\rm r}| |I_{\rm e}|} \iint \frac{\boldsymbol{J}_{\rm r}(\boldsymbol{x}') \cdot \boldsymbol{J}_{\rm e}(\boldsymbol{x})}{|\boldsymbol{x} - \boldsymbol{x}'|} \mathrm{d}^3 \boldsymbol{x}' \mathrm{d}^3 \boldsymbol{x}$$
(12)

により共振電流密度 J<sub>r</sub> 及び励振電流密度 J<sub>e</sub> の分布から計算で きるのではないかと考えている.

図 8 (b) の等価回路で全てのインダクタンスに直列に抵抗を 挿入すると、反共振周波数における共振電流 *I*r と励振電流 *I*e の関係は、

$$I_{\rm r} = -\frac{R_{\rm via} + j\omega(L_{\rm via} + M_{\rm p})}{R_{\rm via} + R_{\rm res}}I_{\rm e}$$
(13)

と書ける. *R*<sub>via</sub> は十分小さいので位相差は約 90° となり,それ ぞれの電流分布が最大となる位相に注目すると *J*<sub>r</sub> と *J*<sub>e</sub> が求め られる. ただし,ここでは第一反共振の次に起こる共振の周波 数を合わせ込んだ *M*<sub>p</sub> の値を用いることとする.

次に,2ポート回路への拡張を検討する.ビアの途中に間隙 を設け,その間をポート2とする.反共振時の電界及び磁界の 分布から一度回路定数を求めておけば他の周波数にも適用でき るとすると,等価回路上でも単純に *L*via と直列にポート2を 挿入すればよいと考えられる.これについては3.5節の最後で 電磁界計算により確かめる.

#### 3.4 従来の導出法との差異

ここで, 共振キャパシタンス及び共振インダクタンスの導出 法, 関係性の観点から従来のキャパシタンス及びインダクタン スと比較を行う.

従来のキャパシタンス及びインダクタンスを求めるには,導体上において電位が一定で電流が一様と見なせる(準静近似) 必要があるため,周波数に応じて導体を分割しなければならない.一方,共振キャパシタンス及び共振インダクタンスでは反 共振時の  $\partial p/\partial t$  あるいは  $\partial J/\partial t$  が 0 となる位相を利用するため,遅延時間が無視できれば分割の必要はない. 部分キャパシタンスと部分インダクタンスは, 導体表面で電 界接線成分が0になるという境界条件

$$\frac{\partial \boldsymbol{A}(\boldsymbol{x})}{\partial t} + \nabla \varphi(\boldsymbol{x}) = 0 \tag{14}$$

を表している. *A*,  $\varphi$  はそれぞれベクトルポテンシャル,スカ ラポテンシャルを指し,導電率が十分高いと仮定した.そのた め,  $A \rightarrow A + \nabla \Lambda$ ,  $\varphi \rightarrow \varphi - \partial \Lambda / \partial t$  の任意性がある.言い換え ると, $\sqrt{CL} = 1/c$  を満たす範囲で *C* と *L* に自由度があるわけ だが,ゲージ条件でその配分が決定される.これに対し,共振 キャパシタンスと共振インダクタンスは $\sqrt{C_r L_r} = 1/\omega$ の関係 で結ばれており,その反共振周波数において電界と磁界のエネ ルギーが等しくなるという条件でその配分が決まると言える.

#### 3.5 平行平板構造への適用

図 2 の平行平板の反共振周波数 3.207 GHz における電界 **E**(**x**) 及び磁界 **H**(**x**) の分布を HFSS から取得し、共振キャパ シタンス及び共振インダクタンスを求める.ただし、簡単のた め、磁気壁を用いることで平板端でのフリンジング効果を無視 し、電界及び磁界が平板間に十分に閉じ込められていると仮定 する.また、平板間では厚さ方向に電界と磁界が一定であると 近似し、以下の式を用いて電界エネルギー W<sub>e</sub>、総電荷 Q<sub>all</sub>、 磁界エネルギー W<sub>m</sub>、ビア電流 I<sub>via</sub> を計算した.

$$W_{\rm e} = \frac{\varepsilon d}{2} \int_{\rm S} |\boldsymbol{E}(\boldsymbol{x})|^2 \mathrm{dS}$$
(15)

$$Q_{\rm all} = \varepsilon \int_{\rm S} \boldsymbol{E}(\boldsymbol{x}) \cdot \boldsymbol{n} \mathrm{dS}$$
 (16)

$$W_{\rm m} = \frac{\mu d}{2} \int_{\rm S} |\boldsymbol{H}(\boldsymbol{x})|^2 \mathrm{dS}$$
(17)

$$I_{\rm via} = \int_{\rm C} \boldsymbol{H}(\boldsymbol{x}) \cdot \mathrm{d}\boldsymbol{s} \tag{18}$$

ここで,Sは平板間体積を2等分する水平な閉平面,Cは(9.8, 9,8),(10.2,10.2)を対角とする面S上の正方形の周,dは平 板間距離を表す.W<sub>e</sub>,Q<sub>all</sub>,W<sub>m</sub>,I<sub>via</sub>はそれぞれ1.971 nJ, 0.2154 nC, 1.917 nJ, 4.292 Aと求められた.従って,共振 キャパシタンス及び共振インダクタンスはそれぞれ11.77 pF, 0.2081 nH となり,共振周波数は3.216 GHzと計算できる(相 対誤差 0.281 %).

上で求めた共振キャパシタンスは,静電界における平板間容 量の公式

$$C = \varepsilon \frac{S}{d} \tag{19}$$

で計算される値 11.81 pF よりも少し小さい. これは,静電界 の場合には平板間の電界が一様に分布しているのに対し,接続 ビアで短絡されているため周辺の電界が小さくなっていること が理由として考えられる.また,共振インダクタンスが2節で 述べた接続ビアのインダクタンスとも低域でのループインダク タンスとも異なっていることが確認できた.

では、3.3 節に従って、外部接続ポートも含めた2ポート等 価回路を作成する. 低域でのループインダクタンスは2節で述 べたように 0.6617 nH, 共振インダクタンスは上で計算したよ うに 0.2081 nH であるから, 図9 (a) でフィッティングにより

表 1: 等価回路の各回路定数

| $L_{\rm res}$ | 0.1592 nH  |
|---------------|------------|
| $L_{\rm low}$ | 0.6111 nH  |
| $L_{ m via}$  | 0.0489 nH  |
| $M_{\rm p}$   | -0.1638 nH |
| $C_{r}$       | 11.77 pF   |

## M<sub>p</sub>を求めると、各回路定数は表1のようになる.

HFSS上で接続ビアの中央に 0.01 mm の間隙を作り, その 間に Lumped port を設定した. HFSS のシミュレーションで 得られた Z パラメータと, 等価回路を HSPICE でシミュレー ションした結果を図 9 (b) に示す.  $Z_{11}$  には  $L_{low} \cdot L_{res} \cdot C_r$  (•  $M_p$ )の直列共振が 2.205 GHz に,  $Z_{22}$  には  $L_{via} \cdot L_{res} \cdot C_r$  (•  $M_p$ )の直列共振が 3.216 GHz に表れている.  $|L_{res}| \geq |M_p|$ が ほぼ等しいため,  $Z_{12}$  には容量性しか表れていない. 2 節で述 べたように 7.495 GHz で平行平板モード共振が発生するため, 図 9 (a) における第一共振周波数 3.920 GHz 以上の帯域では 徐々に誤差が拡大している. 具体的には, 5 GHz における  $|Z_{11}|$ を参照すると、HFSS のシミュレーション結果の 13.14  $\Omega$  に対 し等価回路では 11.25  $\Omega$  であり、その相対誤差は -14.4 % と なる.



また,1 ポートの等価回路を SPICE により過渡解析した結 果を図 10 に示す.入力信号は 3.216 GHz の正弦波で,反共振 により共振電流が大きくなっていることが分かる.励振電流に 対して共振電流が約 90° ずれていることが HFSS で観測された が、その様子が等価回路でも再現できている.

#### 3.6 電界のみを用いた等価回路化

前節までで述べた等価回路化手法では,電界分布と磁界分布 の両方が必要となる.しかし,電界と磁界は Maxwell 方程式で 結ばれるため,片方からだけでも等価回路を抽出できるのでは ないかと考えられる.本節では,電界分布のみから共振の等価 回路を構築することを検討する.



図 10: 等価回路による電流の過渡解析結果

正弦波定常状態において、電界 E(x,t) 及び磁界 H(x,t) を 次のように仮定する.

$$\boldsymbol{E}(\boldsymbol{x},t) = \boldsymbol{E}_{\max}(\boldsymbol{x})\cos\omega t \tag{20}$$

$$\boldsymbol{H}(\boldsymbol{x},t) = \boldsymbol{H}_{\max}(\boldsymbol{x})\sin\omega t \tag{21}$$

ファラデーの法則

$$\nabla \times \boldsymbol{E}(\boldsymbol{x}) = -\mu \frac{\partial \boldsymbol{H}(\boldsymbol{x})}{\partial t}$$
(22)

において,電界が最大となる位相では式 (21) を用いて以下の 関係が成り立つ.

$$\nabla \times \boldsymbol{E}(\boldsymbol{x}) = -\mu \omega \boldsymbol{H}_{\max}(\boldsymbol{x}) \tag{23}$$

この両辺を2乗して体積積分すると、磁界エネルギーの $\mu\omega^2$ 倍になることが分かる.

$$\int |\nabla \times \boldsymbol{E}(\boldsymbol{x})|^2 \mathrm{d}^3 \boldsymbol{x} = \mu \omega^2 \int \mu |\boldsymbol{H}_{\max}(\boldsymbol{x})|^2 \mathrm{d}^3 \boldsymbol{x}$$
$$= 2\mu \omega^2 W_{\mathrm{m}}$$
(24)

2節より反共振時には  $W_{\rm e} = W_{\rm m}$  となるので,式 (4) より共振 角周波数は次のように表せる.

$$\omega = \sqrt{\frac{\int |\nabla \times \boldsymbol{E}(\boldsymbol{x})|^2 \mathrm{d}^3 \boldsymbol{x}}{\mu \varepsilon \int |\boldsymbol{E}(\boldsymbol{x})|^2 \mathrm{d}^3 \boldsymbol{x}}}$$
(25)

ところで, 共振角周波数は共振キャパシタンスと共振インダク タンスを用いて,

$$\omega = \frac{1}{\sqrt{L_{\rm r} \bar{C}_{\rm r}}} \tag{26}$$

と書けるので、共振インダクタンスは以下のように求められる.

$$L_{\rm r} = \frac{\mu \varepsilon \int |\boldsymbol{E}(\boldsymbol{x})|^2 \mathrm{d}^3 x}{C_{\rm r} \int |\nabla \times \boldsymbol{E}(\boldsymbol{x})|^2 \mathrm{d}^3 x}$$
$$= \frac{\mu \left\{ \int |\boldsymbol{E}(\boldsymbol{x})|^2 \mathrm{d}^3 x \right\}^2}{\left\{ \int_{\rm S} \boldsymbol{E}(\boldsymbol{x}) \cdot \boldsymbol{n} \mathrm{dS} \right\}^2 \int |\nabla \times \boldsymbol{E}(\boldsymbol{x})|^2 \mathrm{d}^3 x}$$
(27)

図 2 の構造について、3.5 節と同じ電界分布から共振インダ クタンスを計算すると、0.2198 nH となり誤差が大きくなる (相対誤差 5.62 %).また、共振周波数は 3.129 GHz で相対誤 差は -2.43 % となる.ただし、3.2 節の手順と比較して分かる ように接続ビアを流れる電流で規格化する必要がないため、ビ アが多数ある場合には作業量が減るという利点も考えられる.

## 4. まとめ

本報告では、反共振時の電磁界分布から平行平板構造の等価 回路化を行った. ∂ρ/∂t あるいは ∂J/∂t が 0 となる位相に着 目し、疑似静電界及び疑似静磁界のエネルギーからそれぞれ共 振キャパシタンス及び共振インダクタンスを導出した. さらに、 低域でのループインダクタンス、接続ビアのインダクタンス、 共振インダクタンス及び共振キャパシタンスから、電磁誘導に より共振が誘因される等価回路を構築した. この回路では相互 インダクタンスの合わせ込みにより第一共振まで特性を表現す ることができたが、相互インダクタンスの計算方法は今後の課 題とした. 一旦相互インダクタンスが分かれば 2 ポート回路に 拡張できることも分かった. 実際に簡単な平行平板構造に適用 した結果、高い精度で共振周波数などの特性を表現できたが、 平板がより複雑な形の場合や接続ビアが多数ある場合、ポート が 3 つ以上の場合などにも適用したい.

#### 献

文

- Tohlu Matsushima, Nobuo Hirayama, Takashi Hisakado, and Osami Wada, "SI/PI Degradation Due to Package-Common-Mode Resonance Caused by Parasitic Capacitance between Package and PCB," IEEE 8th Workshop on Electromagnetic Compatibility of Integrated Circuits, pp.213– 218, 6-9, Dubrovnik, Nov. 2011.
- [2] 松嶋 徹,平山 伸夫, 久門 尚史,和田 修己 "パッケージ-PCB 間 に生じる寄生結合によるパッケージコモンモード共振," 電子情 報通信学会技術研究報告 EMCJ, vol.111, no.99, pp.1–6, June 2011.
- [3] Albert E. Ruehli, "Equivalent Circuit Models for Three-Dimensional Multiconductor Systems," IEEE Transactions on Microwave Theory and Techniques, vol.22, no.3, March 1974.
- [4] 喜多 知広, "導体プレーンを含む LSI 多層パッケージの部分イ ンダクタンス等価回路モデル,"平成 22 年度京都大学修士論文, Feb. 2011.
- [5] John David Jackson, "Energy in the Magnetic Field," in Classical Electrodynamics, third edition, pp.212–215, John Willey & Sons, Inc. 1998.
- [6] Albert E. Ruehli, "Interconnection Modeling," in Circuit Analysis, Simulation and Design, Elsevier Science Publishers B.V, pp.221–253, North-Holland, 1987.
- [7] Taiki Nishimoto, Rikiya Asai, Tohlu Matsushima, Takashi Hisakado, and Osami Wada, "Experimental Verification of Signal Integrity Deterioration Due to Package-Common-Mode Resonance," International Symposium on Electromagnetic Compatibility EMC Europe 2012, to be published, Roma, Sep. 2012.
- [8] 浅井 カ矢、"SI/PI 解析を目的とした電源供給系グラウンド共振時の LSI パッケージ等価回路モデル、"平成 23 年度京都大学修 士論文, Feb. 2012.
- [9] Takanori Okoshi, "Planar Circuits for Microwaves and Lightwaves," Springer-Verlag, chap.2, pp.10–42, New York, May 1985.
- [10] 本間利久,五十嵐一,川口秀樹,"数値電磁力学-基礎と応用-," pp.12,森北出版株式会社,東京,2002.