このアイテムのアクセス数: 70

このアイテムのファイル:
ファイル 記述 サイズフォーマット 
mfeku_42_4_421.pdf1.05 MBAdobe PDF見る/開く
完全メタデータレコード
DCフィールド言語
dc.contributor.authorNOGI, Tatsuoen
dc.contributor.authorKUBO, Masatoshien
dc.date.accessioned2023-03-28T09:08:23Z-
dc.date.available2023-03-28T09:08:23Z-
dc.date.issued1981-01-31-
dc.identifier.urihttp://hdl.handle.net/2433/281158-
dc.description.abstractWe propose a new form of architecture, a parallel computer, especially for the simulation of physical phenomena. The computer is a hierarchy composed of a host computer and N slave processors, with their own memories. It has a two dimensional array of N× N buffer memories being provided for transferring data among the slave processors. We give some theoretical estimates, which show a very high efficiency.en
dc.language.isoeng-
dc.publisherFaculty of Engineering, Kyoto Universityen
dc.publisher.alternative京都大学工学部ja
dc.subject.ndc500-
dc.titleADINA Computer I : I. Architecture and Theoretical estimatesen
dc.typedepartmental bulletin paper-
dc.type.niitypeDepartmental Bulletin Paper-
dc.identifier.ncidAA00732503-
dc.identifier.jtitleMemoirs of the Faculty of Engineering, Kyoto Universityen
dc.identifier.volume42-
dc.identifier.issue4-
dc.identifier.spage421-
dc.identifier.epage439-
dc.textversionpublisher-
dc.sortkey08-
dc.addressDepartment of Applied Mathematics and Physicsen
dc.addressDepartment of Information Scienceen
dcterms.accessRightsopen access-
dc.identifier.pissn0023-6063-
出現コレクション:Vol.42 Part 4

アイテムの簡略レコードを表示する

Export to RefWorks


出力フォーマット 


このリポジトリに保管されているアイテムはすべて著作権により保護されています。